《電子技術應用》
您所在的位置:首頁 > 測試測量 > 設計應用 > 深入淺出談高速串行信號測試(一)
深入淺出談高速串行信號測試(一)
tek   
未知
摘要: 這篇小文章就是自己對關于高速串行數字電路設計、測試的知識體系的一個梳理。特別是在加入Tektronix 之后,負責HSSD (High Speed Serial data )測試產品的支持,從日常接觸的客戶中,了解到很多具體的應用和實例,在一定程度上講,Tektronix 就像小蜜蜂一樣,在不同的客戶中間,傳播著HSSD 設計、測試的理念和經驗。這篇小東西包含了涉及HSSD 各個方面的內容,有談到基本的原理、測試的方法、時下比較流行的技術,以及常見的故障信號以及解決方案。希望這篇小東西能在日常繁瑣的工作之余,作為一盤“小甜點”,給大家帶來內心那一份久違的、輕松愉悅的微笑。
Abstract:
Key words :

記得大概在6 年前,隨便翻閱一本計算機相關雜志,看到一則硬盤的廣告,什么品牌記不得了,印象最深的就是它所宣傳的新技術- 串行總線。當時我還沒有接觸高速數字電路方面的知識,腦子里還是傳統的教科書式的關于數字電路的概念:串行,或是異步串行總線,無外乎RS232 、RS485 等。居然串行構架的傳輸效率高過于并行的系統,簡直無法想象。回頭看看這幾年市場熱點和技術革新,在對照自己第一次接觸“串行”時的愕然,不禁莞爾。

這篇小文章就是自己對關于高速串行數字電路設計、測試的知識體系的一個梳理。特別是在加入Tektronix 之后,負責HSSD (High Speed Serial data )測試產品的支持,從日常接觸的客戶中,了解到很多具體的應用和實例,在一定程度上講,Tektronix 就像小蜜蜂一樣,在不同的客戶中間,傳播著HSSD 設計、測試的理念和經驗。這篇小東西包含了涉及HSSD 各個方面的內容,有談到基本的原理、測試的方法、時下比較流行的技術,以及常見的故障信號以及解決方案。希望這篇小東西能在日常繁瑣的工作之余,作為一盤“小甜點”,給大家帶來內心那一份久違的、輕松愉悅的微笑。

一、高速串行總線基本知識

并行總線之所以在高速傳輸上被串行總線取代的原因就在于:第一,系統時鐘的瓶頸;第二,總線間的串擾。要達到上Gbps的傳輸速率,對于并行總線而言,勢必時鐘頻率要達到GHz,就算是使用DDR方式,其系統時鐘頻率之高,在板級分布之困難,使得我們望而卻步。而動輒幾十條走線等長的排布,可控的串擾,幾乎也是不可能完成的任務,而不斷增加的時鐘頻率,又對等長走線要求越來越嚴格,并行總線的瓶頸似乎變得非常的突出。

串行總線沒有時鐘。或是說在串行總線收發兩端,不需要同步時鐘。這是串行總線最突出的一個特點。這是這個特點,一舉將并行構架的瓶頸打破,數據速率可謂突飛猛進!最新在PC行業的動向是8Gbps的PCIE Gen3。而在通信行業,超過10Gbps的串行總線早已在使用了。

對于高速串行系統的驗證與測試和傳統的信號測試有自己特殊的之處,傳統信號測試關心信號的模擬特征,包括時序和幅度方面特性的考察。對于并行總線而言,時序的方面的測量最主要以建立/保持時間為主,為了滿足接收端能否正確的鎖存數據,數據和時鐘的時序必須滿足建立/保持時間的要求,否則會產生誤碼。對于高速串行系統而言,測試的目的也是為了驗證系統是否滿足設計要求的誤碼水平。并行和串行的差別就在于發送端和接收端對數據鎖存的處理和時鐘的傳輸上的差異。串行系統在發送斷通過串行發送器將數據按照Tx clk的節拍發送到總線上,在接收端必須能夠從數據中恢復出時鐘,并且用該時鐘鎖存數據,進行解碼。在串行系統中,我們不再關心時鐘和數據信號之間的時序,而是關心在發送端是否能否嚴格按照時鐘節拍發送數據;在接收端能否恢復出時鐘;在互連層面關心傳輸線對信號完整性,特別是抖動的影響。


圖表 1典型的串行系統

那么如何去定量串行系統的性能呢?在高速串行系統中,主要通過眼圖測試。眼圖是把連續的比特流按照某一特定的時鐘,分割為單獨的比特,而后疊加而形成的圖形,類似一個張開的眼睛,故得名眼圖(Eye-diagram)。


圖表 2眼圖的形成

眼圖是高速串行信號的宏觀的信號質量的體現,在眼圖中能直接反映出信號串行信號的幅度(如眼高、過沖、噪聲等)和時序(如上升/下降時間、UI長度、眼寬、抖動等)特性。在接收端,理想的時鐘判決應該發生在整個眼圖的中間,這樣才能保證系統有最好的誤碼特性。


圖表 3理想的采樣時刻-中間的紅色十字

接收端是如何恢復出嵌入在串行數據中的時鐘呢?是通過接收端的時鐘數據恢復(CDR)來完成的。CDR的實現可以有很多中方式,通常使用鎖相環(PLL)或者鑒相器(PI)來完成。PLL類型的CDR通過數據中0-1的跳變來鎖定時鐘相位和頻率,在一定的范圍內能夠跟蹤數據信號的抖動,以保持時鐘和數據相位的一致,而后通過判決電路(DC)得到數據。PLL類型的CDR要求數據中有足夠多的0-1跳變,而且數據必須是直流平衡的,因此在數據進入到串行發送器之前,會通過8B/10B編碼,使得數據有足夠多的跳變,并且保證一段數據流中0和1的個數相同。


圖表 4 PLL類型的CDR電路

CDR的目的很明確,跟蹤數據抖動的變化(產生和數據同步的抖動),保證在DC中不會出現誤碼。CDR對數據的跟蹤也不是萬能的,如果數據中的抖動頻率超過了PLL的環路帶寬,那么PLL是無法跟蹤的,數據抖動就會傳遞到DC中,可能會影響到數據的提取而產生誤碼。所以CDR的時鐘恢復是有范圍的,這個范圍是有PLL的環路帶寬決定的。在環路帶寬能的抖動成分能被跟蹤,而超出帶寬的抖動是真正影響到誤碼率性能的抖動,我們所要考察的串行系統的抖動,就是那些不能被PLL跟蹤的抖動!所以,在眼圖測試中,必須要給定CDR的類型,否則盲目的測試眼圖和抖動是沒有任何意義的。


圖表 5抖動測試目的是發現在接收端無法被跟蹤的抖動

明確的眼圖測試的目的和注意事項后,我們就可以根據被測系統規劃合適的測試方案:

  • 通過系統的串行速率選擇合適帶寬的示波器
  • 根據串行系統的誤碼標準,制定眼圖模板
  • 設計測試使用的CDR模型,正確模擬接收端的抖動情況
  • 選擇合適的測試項目,明確測試目的是以驗證為主還是調試為主

在測試工具的選擇上,工程師并不是只有實時示波器一種選擇。能夠進行高速串行系統功能驗證和調試的工具大致有:實時示波器(Real Time Oscilloscope)、采樣示波器(Sampling Oscilloscope)、時間間隔分析儀(Time Interval Analyzer)、誤碼儀(Bit Error Rate Tester)。按照測試精度、調試能力、效率以及成本作為考察項目,將上述幾種測試設備做簡單的對比:

  測試精度 調試能力 效率 成本
實時示波器
采樣示波器
時間間隔分析儀
誤碼儀

圖表 6各種測試儀器對比

在測試精度方面,采樣示波器較實時示波器占有一定優勢,時基精度可達200fs,垂直14bitADC,動態范圍大,自身噪底低(具體指標請參見文檔2)。因此采樣示波器除了分析抖動外,同時還可以分析噪聲對串行系統誤碼的影響。但是采樣示波器采必須需要外觸發,只能觀察周期性、重復的波形,不具備實時示波器靈活的觸發功能,因此在調試能力方面,實時示波器是其中最強大的。例如Tektronix DSA系列示波器中的串行觸發,可以觸發到數據流中特定的比特碼型;碼型鎖定功能可以很容易的瀏覽碼型中所有比特;硬件CDR能夠快速的同步數據,進行眼圖、抖動分析。而誤碼儀是專用的誤碼測試設備,其測試精度是最高的。誤碼儀是一個閉環的系統,通過對比發送和接收到的數據來計算誤碼。但是誤碼儀測試的效率很低,如果要測試置信概率為95%的誤碼率小于1E-12的話,要至少保證在連續的3E+12個比特中沒有誤碼。如果該串行速據的速度為1Gbps,那么3E+12個比特意味著要測試3000秒才能得到結果,而且這是最樂觀的估算。時間間隔分析儀是專用的測試時間間隔的儀器,時間測試精度高,但是設備本身帶寬有效,100MHz帶寬的時間價格分析儀非常的昂貴。因此,綜合比較下來,實時示波器的綜合能力在所有抖動分析測試工具里面是最強的。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 中文字幕日韩一区 | 黄色免费在线观看网站 | 日本tv欧美tv天堂 | 午夜网站在线观看 | www.日本一区二区 | 999yy成年在线视频免费看 | 中文字幕一区二区三区在线观看 | 九九九网站 | 黄色一级片免费 | 国产在线伊人 | 天天伊人网| 色偷偷av男人的天堂 | 中文字幕一区2区 | 久久99精品久久久久久园产越南 | 曰本不卡视频 | 大jjjj免费看视频 | 丁香综合在线 | 色狠狠狠色噜噜噜综合网 | 国产日韩欧美精品一区二区三区 | 无遮羞肉动漫在线观看免费 | 日本不卡一区二区三区视频 | 欧美日韩视频在线第一区 | 久播影院免费理论片 | 乱人伦视频69| 欧美日产国产亚洲综合图区一 | 一区二区三区中文国产亚洲 | 亚洲欧美日韩天堂在线观看 | 成人无遮挡毛片免费看 | 欧美黄色大片免费 | 国产精品天天干 | 国产一级特黄aa大片软件 | 一个人看www在线观看免费视频 | 欧美一级片在线播放 | 成人永久免费福利视频网站 | 狠狠狠狠狠干 | 日本xxxx色视频在线观看免 | 色吧久久| 亚洲欧美午夜 | 一级aa 毛片高清免费看 | 干干操| 目韩一区二区三区系列片丶 |