《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 一種基于FPGA的嵌入式塊SRAM的設計
一種基于FPGA的嵌入式塊SRAM的設計
摘要: 文章中提出了一種應用于FPGA的嵌入式可配置雙端口的塊存儲器。該存儲器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態(tài)下,可對所有存儲單元進行清零,且編程后為兩端口獨立的雙端存儲器。
關鍵詞: FPGA SRAM
Abstract:
Key words :

 1 引言

  對于邏輯芯片的嵌入存儲器來說,嵌入式SRAM 是最常用的一種,其典型的應用包括片上緩沖器、高速緩沖存儲器、寄存器堆等。除非用到某些特殊的結構,標準的六管單元(6T)SRAM 對于邏輯工藝有著很好的兼容性。對于小于2Mb 存儲器的應用,嵌入式SRAM 可能有更好的成本效率并通常首先考慮。

  Xilinx 公司SRAM型FPGA 主要由配置存儲器、布線資源、可編程I/O、可編程邏輯單元CLB、塊存儲器BRAM 和數字時鐘管理模塊組成。它包含了分布式RAM,位于CLB中。每個CLB包含了16 × 1bit的SRAM結構。BRAM的加入既增加了RAM的容量,也可構成大型LUT,更完善了CLB 的功能。

  2 BRAM塊劃分

  現代數字系統對存儲器容量的存儲速率要求越來越高,讀訪問時間就是一個重要參數,它是從地址信號的出現到存儲在該地址上的數據在輸出端出現的時間延遲。提高BRAM 讀取速度的一個有效辦法是減小位線和字線上的總負載電容,這可以通過減少連接在同一字線和位線上的存儲單元數目來實現,即采用存儲陣列分塊技術。本電路采用設計多個BRAM的方法,每個BRAM都有自己的譯碼電路、敏感放大器和數據通道,各個BRAM 獨立工作,每個BRAM 的讀取時間得到了大大提高。

  3 BRAM塊設計

  3.1 BRAM與布線資源接口

  FPGA 中每個BRAM塊都嵌在內部連線結構中,與BRAM 直接相連的有RAMLINE、VLONG 和GLOBAL。左邊32根RAMLINE提供BRAM的地址輸入,也可以提供控制信號(CLK、WE、ENA、RST)的輸入。左邊兩組16 根RAMLINE 一起布線提供BRAM雙端口的數據輸入,右邊兩組RAMLINE提供BRAM雙端口數據輸出通道。4 根GLOBLE全局時鐘線優(yōu)化用作時鐘輸入,提供較短的延遲和最小的失真。VLONG也被專門用作BRAM中WE、ENA、RST的控制輸入。RAMLINE 為BRAM專有布線,如從水平方向的SINGLE、UNIHEX、BIHEX通過可編程開關矩陣PSM 把信號輸送到RAMLINE 上,進而送到BRAM 用作地址、數據。而BRAM 的輸出也通過RAMLINE最終送到HLONG上。

 


圖1 BRAM周圍布線

  相鄰BRAM 的RAMLINE 也可通過三態(tài)門連到下一級的RAMLINE,于是整列中的BRAM 可共享RAMLINE 上的數據。每個BRAM與FPGA其他電路的相連主要通過水平方向的4 組主要互連線完成。

  3.2 BRAM內部設計

  BRAM為真正的雙端口RAM,兩個端口完全獨立,每個端口可以配置為讀寫端口,并可以把BRAM配置成特定的數據寬度。

 

  3.2.1 可配置數據位寬實現方法

  配置邏輯中三位控制信號WIDTH_SEL<0∶2>連到BRAM中,同時對地址寬度、數據寬度進行控制。

  由于BRAM可以實現1、2、4、8、16 位的任意位寬,所以地址總線寬度、數據總線寬度都必須滿足其中任意一種模式下的要求。于是設計時使地址總線寬度為各種模式下的最大值,即1位時的地址寬度<11∶0>,其他模式下可使不用的地址位使能無效,進而獲得所需的地址位。數據總線寬度也設置為各種情況下的最大值,即16 位時的數據寬度<15∶0>,其他情況下選擇有用的數據位進行存儲。

  表1可見WIDTH_SEL<0∶2>對地址使能的控制,主要在于對地址<11∶8>的控制,其他位地址<7∶0>則一直有效。


表1 不同數據位寬的地址使能

 

  由WIDTH_SEL<0∶2>另外譯碼產生一組數據控制信號,分別為S_1、S_2、S_4、S_8、S_16 控制數據如何分配到位線上。這當中* 根位線實行了分片,每片4 根:

  S_1有效:DI<0>可分配到16片中的任何一片上。

  S_2有效:DI<0∶1>可分配到<0∶1>、<2∶3>、<4∶5>?任何相鄰兩片上,每片1 位數據。

  S_4有效:DI<0∶3>可分配到<0∶3>、<4∶7>、<8∶11>、<12∶15>任何相鄰四片上,每片1 位數據。

  S_8 有效:DI<0∶7>可分配到<0∶7>或<8∶15> 8片上,每片1 位數據。

  S_16 有效:DI<0∶15>剛好分配到16片上,每片1 位數據。

  至于上述究竟存儲到哪些片上以及具體存儲到片內哪根位線上則由列譯碼控制。

  3.2.2 譯碼控制

  行譯碼采用了常用的3-8 譯碼器,3-8 譯碼器內由與門組成。第一級用兩個3-8 譯碼器,輸入端接入行地址ADDR<5∶0>,第二級用64 個與門把第一級譯碼進一步譯出來,可實現64 行中選出1 行。

 


圖2 64 選1 行譯碼

  列譯碼相對較復雜,首先將列地址分為兩組,一組用于片選譯,一組用于片內譯碼。片選地址由ADDR<11∶8>組成,片內譯碼由ADDR<7∶6>組成。

  片選地址譯碼由地址和地址使能組成,而地址使能則是由WIDTH_SEL<0∶2>配置決定的。

 


圖3 片選譯碼

  譯碼所得的A<11∶8>_DEC<0∶15>即可實現片選存儲。當配置為1 位時,4 位地址均有效,譯出的16位中只有1 位有效,只能選擇16 片中的1 片。當配置為2 位時,ADDR<11>使能無效,譯出16位中有連續(xù)2 位有效,能選擇16 片中連續(xù)2 片。當配置為4 位時,譯出16 位中有連續(xù)4 位有效,能選擇16 片中連續(xù)4 片。配置為8 位就能選擇16 片中的上8 片或下8 片。配置為16 位,4 個地址均無效,譯出的16 位全有效,16 片全選。經過了片選的一級譯碼,列譯碼還需經過第二級的片內譯碼。

 


圖4 片內譯碼

  A<11∶8>_DEC與A7 譯碼均為低有效,A6譯碼為高有效。之所以能夠用或門譯碼,是因為沒被譯碼的一對BL 和BLN 位線上的數據是不會被寫入存儲單元的,如A7<0>為1,A<11∶8>_DEC為1,BL<0>與BLN<0>均為1,即使字線打開了,它們也是不會被寫入存儲陣列的。而被譯碼選中的一對位線,BL與BLN 互補,它們上的數據即可被寫入存儲單元。

  3.2.3 位線充電電路

  對位線的充電共有兩對充電管和一對上拉管,寬長比在設計上也是有講究的。上拉管一直開啟,為倒比管。柵極接平衡管的M1 和M2 時序要求較高,因為它們的寬長比較大,為主要充電管。在BRAM總使能信號ENA和時鐘CLK有效時工作,進行預充電。在CLK 下降沿,M1 和M2 短暫關閉可執(zhí)行讀操作。M1、M2和平衡管都在Pre1_BL信號控制下工作。

  Pre1_BL 需在數據線與位線之間的開關管打開時關閉,不影響數據的讀操作。Pre1_BL信號受到數據線與位線的開關管控制信號A 的約束,圖4 的結構即可避免Pre1_BL與A的時序沖突,在A有效時,Pre1_BL無效,且當A 關閉時,Pre1_BL 延遲開啟。

  而M3 和M4 管則由Pre2_BL信號控制,Pre2_BL由BRAM全局信號ENA、CLK 和WE 一起控制。由于BRAM 在進行寫操作時,也可鏡像地輸出寫入的數據,即也做了讀操作。為了更好地在寫入時也讀出,且滿足頻率要求,有必要增加這一充電管。

 

 
圖5 Pre1_BL 信號產生電路

 


圖6 位線充電電路

  4 BRAM應用

  作為隨機存取存儲器,BRAM 除了實現一般的存儲器功能外,還可實現不同數據寬度的存儲,且可用作ROM,以實現組合邏輯函數。當初始化了BRAM后,一組地址輸入就對應了一組數據的輸出,根據數據和地址的對應關系,就能實現一定的函數功能,BRAM 之所以能實現函數邏輯,原因是它擁有足夠的存儲單元,可以把邏輯函數所有可能的結果預先存入到存儲單元中。如實現4 × 4 二進制乘法器:

 

  即由地址來查找數據,如同LUT。在FPGA 中,還可用BRAM來實現FIFO中的存儲體模塊,CLB實現控制邏輯,設計緊湊,小巧靈活。

 


圖7 4 位乘法器

  5 結論

  如今系統越來越高級,數字電路也高度集成,存儲器也越來越多地應用于嵌入式芯片中。本文設計了一種應用于FPGA 的嵌入式存儲器結構,符合一般的雙端SRAM 功能,且具有FPGA 功能塊的可配置選擇,靈活性很高。

此內容為AET網站原創(chuàng),未經授權禁止轉載。
主站蜘蛛池模板: 国产精品尹人在线观看免费 | 久热色| 黄片毛片视频 | 欧美亚洲另类一区中文字幕 | 女女同性一区二区三区四区 | 天天av天天翘天天综合网 | 久久天天丁香婷婷中文字幕 | 亚洲一区二区免费在线观看 | 日本免费一区二区三区a区 日本免费一区二区三区看片 | 性视频一级 | 午夜小视频在线观看 | 欧洲一区麻豆文化传媒 | 狠狠色丁香婷婷综合欧美 | 日本一本久道 | 国产不卡精品一区二区三区 | 成人欧美一区二区三区在线观看 | 美国俄罗斯毛片一区二区 | 亚洲欧美精品日韩欧美 | 黄色国产精品 | 欧美久久久久久久久 | 一区二区三区四区在线观看视频 | 国产成人咱精品视频免费网站 | 女厕所vedioxxxx | 久久久午夜视频 | 成人a毛片在线看免费全部播放 | 免费在线日本 | 天天摸天天碰中文字幕 | 亚洲九九色 | 视频一区二区在线观看 | 日韩成人精品在线 | 能在线观看的一区二区三区 | 国产黄在线播放免费观看 | 在线成人影片 | 欧美亚洲国产片在线观看 | 91福利国产在线观看一区二区 | 日韩激情小说 | 最近高清无吗免费看 | 国产一级淫片免费播放 | 亚洲第一成年免费网站 | 999久久久国产精品 999热成人精品国产免 | 欧美日韩国产免费一区二区三区 |