Synopsys推出可用于180nm CMOS工藝技術的可重編程非易失性存儲器IP
2011-06-28
作者:Synopsys
全球領先的半導體設計、驗證和制造軟件及知識產權(IP)供應商新思科技有限公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布:即日起推出面向多種180納米工藝技術的DesignWare® AEON®非易失性存儲器(NVM)知識產權(IP)。這些產品包括數次可編程(FTP)IP 、射頻識別(RFID)IP多次可編程(MTP)IP和可擦可編程只讀存儲器(EEPROM)多次可編程(MTP)IP等多種IP解決方案。Synopsys提供的DesignWare AEON NVM IP可面向多種領先工藝技術并具有100多種不同的存儲配置,并且這些IP都符合相應的業界規范。DesignWare AEON NVM IP在標準CMOS工藝技術上進行實施時,無需額外的掩膜或工藝步驟要求;因此,它們成為了無線、RFID、模擬和混合信號SoC設計的理想之選。
Synopsys豐富的MTP和FTP NVM IP解決方案組合可為多樣化的終端應用提供優化的電氣性能,這些應用包括精確模擬設計中的性能修調和校準、超低功耗無線應用中的數據存儲、或者是實時數據記錄應用的高耐用性等。這些解決方案幫助設計師降低了將NVM IP集成到各種SoC設計中的成本和風險。
DesignWare AEON嵌入式NVM IP的一個主要優點是它不需要高壓生成電路——通過標準的CMOS技術就能完成所有的編程和再編程工作,從而無需額外的掩膜和工藝轉換。這使得這些設計在一個單一核心電源上就能工作,并由此除去了為NVM編程而單獨產生一個高電壓信號和支持高電壓I/O焊盤所引起的多種復雜情況。此外,DesignWare AEON NVM IP支持的溫度范圍超越了行業標準,針對商用和工業產品可高達125°C,在汽車產品中可支持高達150°C,這可確保設計師開發出能夠承受嚴苛工藝、電壓和溫度變化的、堅固耐用的SoC產品。這些DesignWare AEON產品可確保設計師選擇最佳配置,從而幫助他們實現各種應用SOC的功耗、性能和面積優化。
•AEON/FTP Trim:該解決方案是各種模擬和混合信號SoC設計的理想選擇,相對于一次性可編程(OTP)方案,它可有效地利用面積(在低于0.07 mm2面積上可容納256位數據),并提供高達100次的寫入周期和更大的靈活性。
•AEON/MTP RFID:定位于各種RFID和無線SoC設計,這款超低功耗解決方案可提供高達1000次的寫入周期,讀操作電壓可低至1.0V。
•AEON/MTP EEPROM:完全符合汽車級標準(AEC-Q100),這款產品在高達150°C的高溫下可支持高達100萬個寫入周期。
“Verayo擁有專利的硅芯片‘DNA’技術——物理層防克隆功能(Physical Unclonable Functions ,PUF)技術,為RFID芯片安全驗證解決方案提供了具有不可克隆性的物理層安全技術,這種安全驗證方案針對各種移動和近距離無線通信(NFC)應用。為保證RFID芯片的設計成功,Verayo借助經實際工藝驗證的第三方IP顯得非常重要,這可確保能夠滿足我們嚴苛的成本和功能要求。”Verayo首席執行官Eric Deprat說,“在我們最新的混合信號RFID芯片中實施Synopsys DesignWare AEON NVM IP,可為我們的解決方案提供更多附加價值,諸如客戶可編程性和大幅改善的設計性能和面積,同時降低集成風險并幫助我們抓住機會將產品快速上市。”
“無線和RFID公司正將180nm工藝作為低成本和高性能的節點,以向下一代消費電子和汽車的芯片設計提供差異化的特性和功能。” Synopsys公司IP和系統市場副總裁John Koeter說:“帶有可重編程NVM IP技術的芯片發貨量已經超過30億片,并且目前已完全經過180nm工藝節點驗證,Synopsys為SoC設計師們提供了一個面向功耗、面積和性能優化的、已經驗證過的解決方案, 不僅可以降低他們的集成風險,還能加速上市時間。”
供貨
面向180nm工藝技術的DesignWare AEON 嵌入式 NVM IP現在已可向幾家領先的晶圓代工廠商供貨。DesignWare AEON 嵌入式 NVM IP也適用于領先的65nm到250nm工藝技術。如需更多信息,請登陸http://www.synopsys.com/nvm.