《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 新品快遞 > 賽靈思 ISE 13.2 設計套件為 Kintex-7 和 Virtex-7 FPGA 提供部分重配置功能,大幅提升工作效率

賽靈思 ISE 13.2 設計套件為 Kintex-7 和 Virtex-7 FPGA 提供部分重配置功能,大幅提升工作效率

最新版設計套件可提高 Virtex-7 的QoR,增強 PlanAhead 功能,并不斷推進即插即用 IP 計劃
2011-07-07
作者:賽靈思
</a>ISE" title="ISE">ISE" title="ISE">ISE® 13.2 設計套件,為28nm 7系列產品,包括將于近期面世的Virtex-7 VX485T提供支持。同時,最新版本的ISE設計套件將采用堆疊硅片互聯技術構建的業界最高密度的 Virtex®-7 2000T 器件的設計性能提高了 25%。最新版 ISE 軟件還增強了 PlanAhead™ 設計分析工具的功能,不僅為 Virtex-7 和 Kintex-7 提供部分重配置功能支持,而且其前端到后端綜合項目管理環境提高了 Spartan®-6 FPGA、Virtex-6 FPGA 以及所有三個 7 系列產品的設計效率,包括為低成本的 Artix-7 系列提供初期支持。
  
利用 PlanAhead 工具提高工作效率
  屢獲殊榮的 ISE 設計套件可為設計人員提供所需的工具,并幫助他們促進全球設計團隊協同設計,快速獲得關鍵設計考慮事項的反饋,掌握 XPower 評估工具實現低功耗優化的最佳實踐方法,通過智能時鐘門控技術降低動態功耗。所有這些都能通過 PlanAhead 工具實現。
  
  PlanAhead 工具已由業界一流的 I/O 引腳規劃器和布局規劃器演進為一種可加速投產的綜合開發環境,其獨特的前端到后端綜合環境,可對 RTL 開發、IP 集成、驗證、綜合、布局布線等每個設計階段進行設計分析。最終實現功耗、資源利用和性能的快速整合,并減少耗時的設計迭代次數。
  
  賽靈思軟件和工具高級市場營銷總監 Tom Feist 表示:“PlanAhead 的一大優勢在于將創新設計、分析、規劃和實現緊密結合在一起,顯著提高了設計效率。就傳統 FPGA 流程而言,有關關鍵設計參數的反饋只有在設計流程末期才能獲得。而賽靈思將繼續高度關注綜合和布局布線的運行時間問題,同時我們也認識到減少設計迭代次數同樣是加速開發進程的關鍵所在。確保每次運行時序一致性的預先設計分析和設計保存流程對于我們新型 7 系列器件的客戶來說至關重要。”
  
  PlanAhead 工具的增強功能包括新型時鐘域互動報告、提示信息語言的本地化以及針對 7 系列倒裝片 BGA (FFG) 封裝的同步轉換輸出 (SSO) 支持。升級后的 XPower (XPE) 評估工具使設計人員能夠高度準確地預測功耗,賽靈思與TSMC合作開發的高介電層金屬閘(HKMG) 高性能低功耗工藝技術與全系列產品所采用的統一 FPGA 架構相結合,實現了同類最低的FPGA功耗,滿足典型的設計需求。了解有關賽靈思低功耗優勢的更多信息,敬請訪問:www.xilinx.com/cn/power
  
即插即用 IP 計劃持續向前發展
  為進一步推進賽靈思的即插即用 IP 計劃,ISE 13.2 設計套件在 CORE Generator™ 系統中提供了 AXI(Advance eXtensible Interface) 互聯支持,以構建性能更高的點對點架構。設計團隊如果構建了自己的符合 AXI 協議的 IP ,那么就能利用可選的 AXI BFM(總線功能模型)驗證 IP 來仿真 AXI 互聯協議,從而可輕松確保所有接口事件處理都能正確運行(參見《用戶指南:AXI 總線功能模型v1.1》)。AXI BFM 目前在 ISim 以及 Cadence、Mentor 和 Synopsys 等仿真器中可用。用戶現在還能在面向 Virtex-6和 Spartan-6 FPGA 的設計中通過嵌入式開發套件來訪問 AXI_PCIe 核。此外,嵌入式開發套件中的 ChipScope™ AXIMonitor 核還能監控 AXI3 接口,并提供可選的 AXI 協議檢查器。AXI 協議檢查器圍繞 ARM SystemVerilog Assertions(SVA)而設計,可支持 39 個 Ready/Valid 握手協議檢查。如需了解有關賽靈思采用 AXI 的更多信息,請參閱白皮書:AXI4 互聯為即插即用 IP 的發展鋪平了道路。
  
第四代部分重配置功能
  PlanAhead 現在還向 Kintex-7 和 Virtex-7 系列提供部分重配置支持。部分重配置功能不僅能動態修改邏輯模塊,同時還可確保其余邏輯的運行不受干擾。這就意味著設計人員能用 Virtex-7或 Kintex-7 器件來構建在運行的同時可執行功能置換和遠程更新的靈活的系統。部分重配置功能還能讓設計人員充分利用時分復用技術來實現器件的小型化或減少器件的使用數量,從而顯著縮減板級空間并實現比特流存儲的最小化,進而降低成本和減小設計尺寸。器件的小型化及使用數量的減少還有助于降低系統功耗,同時,置換出高功耗的任務還能最大程度地降低 FPGA 的動態功耗。將于今年晚些時候推出的最新版 ISE 設計套件將支持 Artix-7 系列,屆時賽靈思將首次實現在同代產品中為所有 FPGA 系列提供部分重配置功能。
  
供貨情況與定價
  支持 32 位和 64 位Windows 7 操作系統的ISE 13 設計套件的各種版本將立即供貨,邏輯版本起價為 2,995 美元。客戶可以從賽靈思網站上免費下載全功能 30 天評估版本。歡迎使用 ISE 13 設計套件軟件立即啟動設計工作,如需了解更多有關 ISE 13 設計套件軟件的功耗和成本設計優勢以及生產率創新方面的信息,敬請訪問:www.xilinx.com/cn/tools/designtools.htm
 

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 宅男噜噜噜一区二区三区 | 国产亚洲欧洲 | 日日操夜夜操视频 | 欧美成人免费videos | 黄色小视频观看 | 黄网站在线播放视频免费观看 | 国产精彩视频在线 | 男女大黄18级毛片免费 | 最近2019年中文字幕6 | 91视频导航 | 亚洲一区二区三 | 久久精品国产欧美日韩亚洲 | 韩国成人理伦片免费播放 | 亚洲性色永久网址 | 在线观看国产wwwa级羞羞视频 | 天天摸天天碰色综合网 | 不卡国产| 天天摸夜班摸天天碰 | 刺激花蒂抽搐视频在线看 | 激情网址在线观看 | 中文字幕高清免费不卡视频 | 狠狠躁夜夜躁人人爽天天 | 日韩性生活大片 | 成人黄色激情网站 | 91精品国产高清久久久久久 | 国产亚洲精品hd网站 | 精品国产欧美一区二区三区成人 | 亚洲字幕在线观看 | 免播放器在线视频 | 国产一级真人毛爱做毛片 | 国产50页| 天天天天添天天拍天天谢 | 亚洲影视一区 | 小明永久播放平台领域2015 | 91视频聊天网 | 国产午夜精品一二区理论影院 | 国产综合视频在线 | 午夜在线视频观看版 | 色护士精品影院www 色狠狠色综合久久8狠狠色 | 日本xxxxx黄区免费看动漫 | 免费人成在线观看网站品爱网 |