摘 要:以分組密碼" title="分組密碼">分組密碼和摘要算法為研究對象,結合處理器體系結構的特點,研究了能夠高效靈活實現多種分組密碼和摘要算法的處理器體系結構。通過分析現有分組密碼算法的運算和結構特點,從實現方式的靈活性和高性能角度出發,提出了一種基于顯式并行指令計算結構且性能和靈活性達到了折衷的可編程密碼微處理器體系結構。給出了系統的整體架構、可重構" title="可重構">可重構運算單元的設計方案及其指令系統的設計,以及用硬件描述語言Verilog實現后的硬件測試參數。
關鍵詞:可重構? 顯示并行結構? 對稱密碼? 比特置換
?
?
基于EPIC技術的密碼處理器" title="密碼處理器">密碼處理器體系結構研究與設計" title="研究與設計">研究與設計.pdf
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。