《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于數據復制和數字上變頻的高速信號的產生
基于數據復制和數字上變頻的高速信號的產生
來源:電子技術應用2012年第8期
劉章文, 盧朝政, 張生帥, 鮮海鵬
中國工程物理研究院應用電子學研究所 高功率微波技術實驗室, 四川 綿陽 621900
摘要: 利用IQ數字上變頻器AD9957,將高速DSP產生的基帶信號上變到中頻,再用混頻器將中頻變到需要的微波頻段。對于基帶信號的產生,高速存儲器的數據復制和數字上變頻技術是關鍵。對雜散和雜散抑制進行了分析。經過測試,本系統能夠產生單音、多音和線性調頻信號,調頻中心頻率達4.3 GHz,帶寬大于10 MHz。
中圖分類號: TN914.1
文獻標識碼: A
文章編號: 0258-7998(2012)08-0073-03
Realization of high speed digital signal generation based on the data repreplicate and digital upconverter
Liu Zhangwen, Lu Chaozheng, Zhang Shengshuai, Xian Haipeng
Laboratory of High Power Microwave Technology, Institute of Apply Electronic, China Academy Eingneering Physics, Mianyang 621900, China
Abstract: By using I/Q quadrature digital upconverters(QDUCs), the base-band signal, created by using high speed DSP, is converted to intermediate frequency(IF) signal, and the IF signal is converted to suited microwave band. The high speed memory repreplicate and QDUCs techeque is the key to the base-band signal created. Spur and Spur restrain are analyzed. The system can generate single-tone, mult-tone, noise and linear frequency modulation (LFM) signals and LMF’s center frequency and band is com to 4.3 GHz and more than 10 MHz respectively.
Key words : DSP; FPGA; memory repreplicate techeque; quadrature digital upconverters

    在信號產生技術中,數字信號由于其控制靈活,便于集成等優點已廣泛用于現代通信設備、雷達信號產生和科研教學等儀器中。由于受頻率精度、穩定度和動態范圍的制約,提高數字信號中頻率調制速度是難點,也是高速調制信號源的技術瓶頸。直接數字頻率合成(DDS)技術具有頻率切換快、分辨率高、頻率和相位易于控制等特點,廣泛用于信號產生技術中[1-2]。存儲器數據的復制[3]和IQ數字上變頻技術對于基帶變到中頻, 具有非常靈活可調的優勢[1-2,4]。本信號產生系統即是對DSPFPGA、DDS、存儲器的數字復制、數字上變頻以及微波變頻技術的綜合集成。

1 系統硬件方案
    ADI公司的器件AD9957內置了DDS、IQ數字上變頻器和刷新率高達1 GHz的14位高速DA,可直接產生最高400 MHz的輸出信號,本系統用為上變頻芯片。計算和控制采用高速DSP TMS320C6416T;高速接口采用了ALTERA公司的FPGA EP2S30F672I4N,內嵌較大容量的雙口RAM,存儲器的數據復制即在FPGA中進行。由于輸出信號達到更高的微波頻段,后端的微波變頻組件是必須的。
    圖1為本系統硬件組成框圖,主要由DSP控制器、FPGA高速接口、AD9957數字上變頻和后端微波組件四部分組成。DSP控制器負責大量的信號產生所需的計算和對FPGA的數據傳輸,并對上位機通過RS232接口傳來的命令進行解釋和執行,通過SPI串口控制AD9957;FPGA高速接口完成高速數據的存儲和復制,實現并口和SPI串口的時序管理;AD9957器件完成IQ數字上變頻和D/A轉換,D/A輸出直接到中頻,同時可選擇地實現sinc濾波功能;后端的微波組件則完成輸出信號的上變頻和功率放大,以達到4.3 GHz的中心頻率的微波頻段。

2 系統工作原理
    如圖1所示,從PC機發向DSP的串口命令包括信號樣式、頻段碼、帶寬和頻率碼等,DSP控制器根據接收到的命令將頻率和帶寬解析成基帶信號相關的參數,并計算出基帶信號的18 bit并行數據流,傳送給FPGA內部的雙口RAM。同時DSP將頻段信息通過SPI同步串口送到AD9957,以控制AD9957內的DDS。當DSP完成18 bit并行數據流傳到雙口RAM后,FPGA則將該RAM內的數據以一固定的高速時鐘頻率重復地復制輸出到AD9957。AD9957將該18 bit數據流分成IQ兩路,與內部的DDS一起完成數字上變頻,后通過14 bit D/A將該數據流輸出中頻信號。后端再經過一個4.1 GHz的本振將該信號變到4.3 GHz的微波段。整個信號產生最關鍵的是基帶信號的復制和IQ數字上變頻兩個過程,同時產生的數據必須作雜散抑制處理,才能獲得高分辨的信號。
2.1 基帶信號的存儲與復制
    高速18 bit并行數據的存儲和復制均在FPGA內部進行,存儲器采用FPGA上的同步雙口RAM資源ALTSYNCRAM,數據存儲和復制電路如圖2所示。DSP的計算數據由地址A[14..0]和數據D[17..0]總線通過并行接口控制器、片選CS及寫時鐘WCLK寫入到雙口RAM中即完成數據的存儲,并行接口控制器主要解決DSP的EMIF外設接口與同步雙口RAM之間的時序匹配問題。

    信號復制的關鍵在于讀地址發生器,由于讀出的數據流要直接形成輸出信號,所以對時序要求非常苛刻,讀時鐘必須同后端的數字變頻和D/A時鐘嚴格同步,故圖2中的讀時鐘RCLK來自器件AD9957。讀地址由一個高速向上計數器產生,由讀時鐘RCLK來觸發,計數器到頂自動溢出歸零并重新向上計數,如此重復往返,即完成信號的復制輸出。
    由于使用了雙口RAM,讀寫時鐘完全獨立,寫時鐘由DSP提供,需要刷新時才寫入,所以實時性并不高,減輕了DSP的總線處理難度。而讀數據必須實時進行,否則會影響信號產生質量。
2.2 IQ數字上變頻
 數字上變頻在AD9957中進行[4],同時進行查值、sinc濾波等功能,如圖3所示。雙口RAM中的數據按I和Q交替存放,AD9957內有一個格式轉化器自動將IQ數據流轉成獨立的I路和Q路。如此,實際基帶數據長度N是存儲器長度的一半。


從式(4)、式(5)的輸出結果看,所得頻率即為基帶與本振的疊加,實現了邊帶數字上變頻,而下邊帶由于IQ調制后相加被相互抵消了。值得一提的是,IQ變頻因為在數字域進行,對本振的泄漏非常小,不必考慮IQ兩路幅度的不平衡引起的泄漏。因此對DDS可以在其能力范圍內任意設置,甚至可以將本振設置到帶內,這樣在輸出頻率一定的情況下,本振越高,基帶的信號就要求越低,也就是前端并口數據流的速度要求更低一些,相應地減輕了DSP的總線處理難度。從式(4)、式(5)看,IQ調制不存在下邊帶,即下變頻成分。但是實際由于IQ兩路不完全對稱,仍然存在不同程度的鏡像對稱頻率,這需要設計和調試時充分考慮。
2.3 信號的雜散分析與抑制

 


    任何數字信號的產生都會存在不同程度的雜散,本系統主要的雜散來源于兩個部分,一是數字變頻的本振的DDS雜散,盡管DDS具有傳統頻率合成技術無法比擬的優點,但它的輸出雜散較大的缺點嚴重限制了它的廣泛使用[5],如何抑制DDS中輸出頻譜雜散是另一個研究熱點。雜散的另一個來源是由所產生的數據在存儲器中的周期截斷所引起,由奈奎斯特抽樣定理知,存儲器長度N與所產生的頻率f需滿足f<N/2,由于f在[1,N/2]之間任意設置,大多情況下,N不是f的整數倍,反映在時域上,存儲器的數據出現了信號的周期截斷,如圖4所示。這樣出現了一個固有的低頻窄帶的雜散信號,該雜散信號的強弱和帶寬隨f的變化而變化,但其中心頻率比較固定,并且是調制到有用信號f上,離f很近,因此不可能在后端加低通濾波的方法去掉。


    本方法實際產生的基帶信號帶寬50 MHz,即圖1中從FPGA到AD9957的并行數據刷新率只需大于100 MHz即可(本方法實際為225 MHz),數字上變頻將50 MHz基帶變到150 MHz~250 MHz的中頻范圍內。因此從基帶到中頻,都是數字過程,完全避免了直接用D/A到中頻的超高速電路的難度,且變頻不需要增加額外的硬件成本。所以存儲器的數據復制配合數字上變頻技術在高速
信號產生中是一種性價比不錯的選擇。盡管如此,受數字速度的影響,數字變頻仍然存在中頻不夠高的不足,但在實用帶寬內,不影響它的選用。
參考文獻
[1] 曹義,張春榮,李輝. 基于AD9957的多波形雷達信號產生器[J]. 現代電子技術,2010(3):39-41.
[2] 沈志,王宏遠,陳少明,等.基于FPGA的QAM的調制器系統實現[J].電子技術應用,2010,36(1):32-35.
[3] 趙書志,潘明海.基于FPGA的數字射頻存儲器設計[J].電子測量技術,2007,30(2):118-120.
[4] 王鵬, 楊春, 文招金.高速通用數字調制器的設計與實現[J]. 信息與電子工程,2010,8(3):247-260.
[5] 王曉音,聶裕平,龐偉正.DDS輸出頻譜雜散的抑制[J].電子對抗技術,2003,18(6):25-28.

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 日韩欧美高清在线观看 | 成年视频xxxxx在线网站 | 欧美精品第三页 | 亚洲精品在线观看91 | 老司机午夜免费福利 | 最近韩国日本免费观看mv免费版 | h片在线观看免费 | 亚洲一级高清在线中文字幕 | 亚洲深夜福利 | 日韩精品欧美高清区 | 碰超在线观看 | 最近2019中文字幕大全第二页 | 午夜爽爽 | 欧美成人一区二区三区 | 91香蕉国产线观看免 | 亚洲第一色图 | 欧美.亚洲.日本一区二区三区 | 91在线免费公开视频 | 在线观看国产高清免费不卡黄 | 1级性生活片 | 精品日韩| 在线播放你懂得 | 国产成人不卡亚洲精品91 | 国产自愉自愉全免费高清 | 欧美在线播放视频 | 一级黄色大片免费观看 | 成人男女网18免费91 | 午夜在线观看网站 | 欧美日韩色视频在线观看 | 香蕉精品一本大道在线观看 | 国产精品亚洲精品日韩已满 | 欧美成人精品在线 | 成人久久久观看免费毛片 | 成人免费一级片 | 国产精品手机在线 | 国产男女自拍视频 | h视频网站在线 | 欧美一级片免费在线观看 | 日日操夜夜爱 | 亚洲精品精品 | 国产精品免费看久久久香蕉 |