All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天在2014國際超算大會 (Super Computing 2014) 上宣布推出針對 OpenCL™、C 和 C++的S DAccel TM 開發環境,將單位功耗性能提高達25倍,從而利用 FPGA 實現數據中心應用加速。SDAccel 是賽靈思SDx™系列的最新成員,將業界首款支持 OpenCL、C 和 C++ 內核任意組合的架構優化編譯器、庫、開發板完美結合在一起,在 FPGA 上首次實現了完全類似 CPU/GPU的開發和運行時間體驗。
戴爾公司平臺架構與技術及 CTO 辦公室執行總監 Robert Hormuth 指出:“基于 FPGA的技術有了新的突破,能支持優化的計算應用。在戴爾服務器部署的過程中,簡化編程是決定采用 FPGA 加速器的關鍵障礙 。 毫無疑問,賽靈思開辟了一條正確的道路,讓開發人員能夠借助一個軟件環境,提高 FPGA 平臺用戶的生產力。”
IBM 電源開發副總裁兼 OpenPOWER 基金會總裁 (IBM vice president of Power Development and OpenPOWER president) Brad McCredie 表示:“IBM 高度贊賞賽靈思致力于實現其 FPGA 軟件可編程性這一發展方向。利用 C、C++和 OpenCL 創建優化型 FPGA 加速器的高度靈活性和可靠的結果質量,能提升 IBM 為客戶帶來更大價值的能力。IBM 堅信 OpenCL 對提高生產力大有裨益,同時我們正在與賽靈思展開緊密合作,將該技術應用到我們的 OpenPOWER 產品設計中。”
首款針對 OpenCL、C 和 C++ 的架構優化編譯器
SDAccel 的架構優化編譯器相對 CPU 或 GPU,單位功耗性能提高達25倍,相對其它FPGA 解決方案,性能和資源效率提高3倍。SDAccel 采用了已被1,000多名程序員廣泛使用的基礎編譯器技術。SDAccel 充分利用該編譯器的功能,使軟件開發人員能夠利用新的或現有的 OpenCL、C 和C++ 代碼創建高性能加速器,并針對計算搜索、圖像識別、機器學習、編碼轉換、存儲壓縮和加密等各種數據中心應用中的存儲器、數據流和流水線技術進行了精心優化。
在 FPGA 上首次實現完全類似 CPU/GPU 的開發體驗
借助 SDAccel,開發人員能夠使用其熟悉的工作流程優化應用,而且即便之前沒有FPGA 使用經驗,也能受益于 FPGA 平臺的優勢。集成設計環境 (IDE) 不僅可提供編碼模板和軟件庫,而且還能對各種開發目標進行編譯、調試和特性分析,如在 X86平臺上仿真、使用快速仿真進行性能驗證以及在 FPGA 處理器上進行本地執行等。IDE可在數據中心用 FPGA 平臺上執行應用。該平臺配套提供面向所有支持開發目標的自動儀器插入功能。此外,SDAccel 還經過精心設計,使 CPU/GPU 開發人員能夠輕松將其應用遷移到 FPGA 上,同時還可在他們熟悉的工作流程中維護和復用OpenCL、C 和 C++代碼。
綜合全面的 SDAccel 環境包括編程器用 IDE、基于C語言的 FPGA 優化庫,以及數據中心用現成商用 (COTS) 平臺。
SDAccel 庫包括用于高性能低功耗實現方案的內置 OpenCL 函數、DSP、視頻以及線性代數庫。針對特定領域加速,賽靈思聯盟合作成員 Auviz Systems 提供了精心優化的 OpenCV 和 BLAS OpenCL 兼容型軟件庫。原有的 COTS 成員包括 Alpha Data、Convey、Pico Computing,預計2015年年初還將增加更多成員。
在 FPGA 上首次實現完全與 CPU/GPU 的運行時間體驗
只有 SDAccel 能夠支持帶有多個程序和類似 CPU/GPU 按需可加載計算單元的應用。與 CPU/GPU 類似,SDAccel 對于 FPGA 解決方案的獨特之處,在于能夠保持程序轉換過程中的系統正常工作。SDAccel 是業界唯一能夠創建可在應用運行過程中加載新加速器內核的 FPGA 計算單元的環境。 在整個應用執行過程中,存儲器、以太網、PCIe®和性能監控器等關鍵系統接口和功能均保持工作狀態。即時可重配置的計算單元可讓多個應用共享 FPGA 加速器。例如通過對運行系統編程,可支持圖像搜索、視頻轉碼和圖像處理之間的切換。
供貨情況
賽靈思在美國新奧爾良市舉行的2014國際超算大會上實時演示了 SDAccel 產品。如需了解更多 SDAccel 早期試用版的功能,敬請聯系本地的銷售代表。如欲了解更多詳情,敬請訪問:http://www.xilinx.com/sdaccel 。
該產品基于已發布的 Khronos 規范,有望通過 Khronos 一致性測試過程。如欲了解有關當前的一致性測試狀態,敬請訪問:http://www.khronos.org/conformance。
2014 年11月18日 -- 客戶證言
Xilinx宣布推出針對OpnCL、C和 C++的SDAccel開發環境,將數據中心的單位功耗性能提高達25倍
戴爾公司平臺架構與技術及 CTO 辦公室執行總監 Robert Hormuth 指出:“基于 FPGA的技術有了新的突破,能支持優化的計算應用。在戴爾服務器部署的過程中,簡化編程是決定采用 FPGA 加速器的關鍵障礙 。 毫無疑問,賽靈思開辟了一條正確的道路,讓開發人員能夠借助一個軟件環境,提高 FPGA 平臺用戶的生產力。”
IBM電源開發副總裁兼 OpenPOWER 基金會總裁 (IBM vice president of Power Development and OpenPOWER president) Brad McCredie 表示:“IBM 高度贊賞賽靈思致力于實現其 FPGA 軟件可編程性這一發展方向。利用 C、C++和 OpenCL 創建優化型 FPGA 加速器的高度靈活性和可靠的結果質量,能提升 IBM 為客戶帶來更大價值的能力。IBM 堅信 OpenCL 對提高生產力大有裨益,同時我們正在與賽靈思展開緊密合作,將該技術應用到我們的 OpenPOWER 產品設計中。”
Keysight Technologies 公司 Keysight 實驗室副總裁兼總監 Steve Newton 表示:“作為賽靈思的長期客戶,我們對于賽靈思推出 SDAccel 而帶來的突破性技術感到激動不已。我們非常期待使用這款產品并讓我們的新一代產品受益于 OpenCL 異構計算環境。”
Alpha Datas 的 CEO Adam Smith 表示:“Alpha Data 的高性能、半長、半高 ADM-PCIE-7V3 Virtex-7 FPGA 電路板可為賽靈思面向 OpenCL、C 和 C++的 SDAccel 開發環境提供有力支持。SDAccel 與我們電路板的完美組合能夠讓 OpenCL 應用開發人員在數據中心數據處理、系統建模和市場分析等應用中實現最理想的單位功耗性能。”
Auviz Systems 創始人兼 CEO Nagesh Gupta 表示:“Auviz Systems 面向開發人員提供的基于 C 語言的 FPGA 優化庫可與賽靈思 SDAccel 加速開發環境配合使用。Auviz使用 SDAccel 架構優化編譯器成功創建 OpenCV 庫,不僅可大幅提高開發人員的生產力,同時在 FPGA 上實現了比 CPU 和 GPU 更加出色的性能。”
Convey Computer Corporation 的 CEO Bruce Toal 表示:“Convey Wolverine 協處理器與賽靈思面向 OpenCL、C 和 C++ 的 SDAccel 開發環境這樣的高級編程工具配合使用,能夠實現高性能的數據中心應用加速功能。基于 FPGA 的加速器可減少數據中心部署的系統平臺數量并降低功耗,從而將性價比提高到新的水平。”
Pico Computing 的 CEO Jalme Cummins 表示:“Pico Computing 模塊化、高度可擴展、基于 FPGA 的 HPC 系統支持賽靈思 SDAccel 加速開發環境,能為賽靈思支持的所有器件系列提供最佳性能,堪稱從事成像、生物信息學、聯網、學術和其它高性能計算應用的 OpenCL 開發人員的理想選擇。”
關于SDx
SDx 是面向系統和軟件工程師的一系列開發環境。SDx 讓具備較少甚至沒有 FPGA 專業知識的開發人員也能夠利用高級編程語言充分發揮可編程硬件和業界標準處理器的功能優勢。如欲了解更多詳情,敬請訪問: http://www.xilinx.com/sdx 。
關于賽靈思
賽靈思是 All Programmable 器件、SoC 和 3D IC 的全球領先供應商。賽靈思公司行業領先的產品與新一代設計環境以及 IP 核完美地整合在一起,可滿足客戶對可編程邏輯乃至可編程系統集成的廣泛需求。如需了解更多信息,敬請訪問賽靈思中文網站:http://china.xilinx.com/ 。