2010年6月23號,北京——Altera公司 (NASDAQ: ALTR)今天發布業界第一款單片FPGA高清晰(HD)互聯網協議(IP)監視攝像機參考設計,進一步為監視市場提供擴展FPGA解決方案。這一獨特的解決方案采用了Altera低成本Cyclone® III或者Cyclone IV FPGA以及Eyelytics和Apical的知識產權,支持AltaSens的1080p60 A3372E3-4T和Aptina的720p60 MT9M033 HD寬動態范圍(WDR) CMOS圖像傳感器。與使用傳統數字信號處理器和ASSP的現有體系結構相比,這一全集成解決方案幫助監視設備生產商減小電路板面積,降低功耗,提高了靈活性,縮短了開發時間。
傳統的數字信號處理器和ASSP不具備處理1080p和720p WDR CMOS傳感器寬帶數據的能力(例如,全HD光柵為2200x1125像素x 16 + 每像素比特數 x 60幀每秒,得到大于2 Gbps的帶寬)。Altera Cyclone系列 FPGA具有所需的帶寬和處理能力,能夠處理當今HD WDR CMOS圖像傳感器產生的大量數據。在以前的設計中,HD WDR攝像機系統要求FPGA完成“前端”數據處理,而數字信號處理器或者ASSP處理“后端”視頻編碼。現在,所有這些芯片都能夠被一片Altera® FPGA所替代。
Altera HD監視IP攝像機參考設計的功能包括:
• Apical ISP同類最佳的WDR處理“iridix”以及高級時域和空間噪聲抑制功能。
• Apical“棋盤去馬賽克”內核,用于Altasens A3372E3-4T WDR模式。
• "3A"功能,例如,在Altera Nios® II嵌入式軟核處理器上實現的自動曝光和自動白平衡功能。
• Eyelytics的H.264視頻編碼器,具有主要類720線逐行每秒30幀,或者1080線逐行每秒15幀編碼能力。
• Altera的三速以太網MAC知識產權內核。
由于不需要數字信號處理器或者ASSP,將所有這些功能集成到一片Altera FPGA中,設計人員減小了電路板面積,從而降低了成本,節省了功耗。Altera單芯片解決方案的功耗比以前的設計降低了50%以上。
在這一參考設計中捆綁了全套的知識產權,幫助設計人員迅速啟動攝像機開發,開發時間縮短了近一年。所有攝像機設計人員需要做的工作是采用自己的特定功能來定制FPGA,例如,加入自己的軟件實現運動探測,全景、俯仰和放大控制等。
Altera工業和汽車業務總監Michael Samuelian說:“與視頻顯示行業非常相似,我們的監視市場用戶希望有高質量的視頻圖像。Altera實現了完整的單芯片解決方案,不僅適應了從標準清晰度到高清晰,從標準CMOS傳感器到WDR CMOS傳感器的發展趨勢,而且幫助監視攝像機設計人員以高性價比在互聯網協議網絡上傳送高分辨率圖像,從而進一步發展了視頻監視技術。”
供貨信息
關于Altera單芯片HD IP攝像機參考設計的詳細信息,請訪問www.altera.com.cn/pr/surveillance2。
Altera簡介
Altera的可編程解決方案幫助系統和半導體公司快速高效地實現創新,突出產品優勢,贏得市場競爭。請訪問www.altera.com ,或者www.altera.com.cn ,了解Altera FPGA、CPLD和ASIC的詳細信息。
###
Altera、Altera標識以及所有其他被認定是商標的字詞,除非另有說明,均在美國專利和商標事務所進行了注冊,是Altera公司在美國和其他國家的商標。所有其他產品或者服務名稱的所有權屬于其各自持有人。