本設計最重要也最難以實現的部分是在智能控制演算法實現部分,因為所提出控制法則使用到的計算量較多,同時需要使用到正負數以及浮點等復雜運算,而Verilog HDL是利用二進制的觀念,故當采用Verilog HDL來撰寫的話,雖然可以分別利用補碼及固點的方式來實現,但對于不熟悉Verilog HDL語法的人來說,將會需要花費較多的時間來撰寫,同時程序在維護上也顯得困難重重。然而,當采用Altera公司的Nios嵌入式核心處理器" title="核心處理器">核心處理器來設計時,除了可采用較為熟悉的C語言撰寫外,也不需要考慮到數值的正負數以及浮點問題,可以直接以十進制的觀念來撰寫,且如果將控制法則利用Nios嵌入式核心處理器來撰寫的話,會因為Nios core的編譯時間" title="編譯時間">編譯時間較硬件快很多,所以在參數調整時,而可以節省許多時間。另外,因Nios嵌入式核心處理器也提供了浮點的定制化" title="定制化">定制化指令,所以當設計者加入定制化指令后,將可以大大地降低硬件在處理浮點運算" title="浮點運算">浮點運算所需的時間,進而提升系統的效能。
?
基于FPGA的智能型控制應用于感應電機" title="感應電機">感應電機設計.pdf
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。