重點:
?Fusion Compiler部署在瑞薩電子包括高端SoC和任務關鍵型微控制器IC設計的高端汽車組合中
?獨特的全流程共用數據模型,加上統一的優化架構,提供同類最佳的時序和功耗設計實現質量(QoR)和最佳設計面積
?無人可比的容量和吞吐量可實現具有數百萬例化單元的設計,帶來最高的設計效率和最快的上市時間
新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS)近日宣布瑞薩電子(TSE: 6723)已經為其高性能汽車SoC與任務關鍵型微控制器部署新思科技Fusion Compiler RTL-to-GDSII設計實現解決方案,以便讓市場更快采用下一代汽車設計。Fusion Compiler在瑞薩廣泛的驗證過程中,為多個量產設計帶來了最佳的時序和功耗QoR、更小的面積以及更快的設計收斂速度(TTR)。在初始設計解決方案成功獲得多個重大利好之后,瑞薩開始廣泛部署Fusion Compiler,希望其汽車設計團隊也能從中受益。
新思科技芯片設計事業部工程高級副總裁Shankar Krishnamoorthy表示:“Fusion Compiler去年11月上市后,樹立了全新的功耗、性能與面積以及設計效率標準。不同細分市場的用戶很快從我們的解決方案中獲益并進行快速部署,這有力證實了RTL-to-GDSII創新產品的可用性及獨特價值。瑞薩廣泛采用Fusion Compiler是對我們的大力支持,希望繼續與瑞薩及其它市場領導者在設計汽車與其它行業的先進芯片方面展開合作。”
瑞薩電子廣泛解決方案業務部共享研發第二分部副總裁Tatsuji Kagatani表示:“作為汽車SoC與微控制器產品的領先供應商,瑞薩正在打破功耗與性能效率的限制,繼續為下一代互聯無人駕駛汽車帶來高度差異化的產品。新思科技Fusion Compiler在我們的生產定案設計中一直提供出色的功耗、性能與全流程生產力。我們堅信這個新思科技的新產品將繼續幫助我們實現宏偉目標,加快先進產品的創新?!?/p>
Fusion Compiler的獨特架構讓設計團隊能夠以最易收斂的方式實現最佳的功耗、性能與面積,確保最快、最可預測的設計收斂速度。利用單一、高度可擴展的數據模型,以及利用行業金牌signoff分析工具的技術建立的分析骨架,Fusion Compiler確保了這些關鍵的PPA指標在整個RTL-to-GDSII設計流程中能夠被高效優化。Fusion Compiler通過優化框架帶來了同類最佳PPA,實現了全面統一的物理綜合和優化方法,業界領先的技術可在流程中任何一個階段實施,以便獲得最佳成效。與傳統的前端和后端工具組合相比,這種突破性方法讓時序改進了20%、總功耗降低了10-15%,并且面積減少了5%。此外,Fusion Compiler創新的綜合引擎已經進一步改進,以便支持創新的層次化設計流程和全局設計規劃方法,從而顯著提升生產力。