《電子技術應用》
您所在的位置:首頁 > 其他 > 設計應用 > 一種低成本VPX背板總線測試設備
一種低成本VPX背板總線測試設備
2020年電子技術應用第10期
馬力科
中國電子科技集團公司第十研究所,四川 成都610036
摘要: 分析了常見高速串行總線測試方案的優缺點,針對VPX高速背板結構和信號定義特征,提出了一種低成本的VPX背板高速串行總線的測試方法。該方法以FPGA為運算核心,通過巧妙的結構設計和高速串行電路設計,實現了單次同時測試最多16對高速收發通道,且可進行高速串行總線從物理層、鏈路層到協議層的信號誤碼率測試和眼圖測試,每通道測試速率可大于10 Gb/s。
中圖分類號: TN802;TN98
文獻標識碼: A
DOI:10.16157/j.issn.0258-7998.200063
中文引用格式: 馬力科. 一種低成本VPX背板總線測試設備[J].電子技術應用,2020,46(10):69-72,78.
英文引用格式: Ma Like. A low cost test equipment for high speed bus on VPX backplane[J]. Application of Electronic Technique,2020,46(10):69-72,78.
A low cost test equipment for high speed bus on VPX backplane
Ma Like
China Electronics Technology Group Corporation No.10 Research Institute,Chengdu 610036,China
Abstract: The advantages and disadvantages of common high-speed serial bus test schemes are analyzed. Aiming at the characteristics of VPX high-speed backplane structure and signal definition, a low-cost VPX backplane high-speed serial bus test method is proposed. It takes FPGA as the operation core, with ingenious structure design and high-speed serial circuit design, it can test up to 16 pairs of high-speed transceiver channels each time, and can test the signal error rate and eye chart of high-speed serial bus from physical layer, link layer to protocol layer, and the test rate of each channel can be greater than 10 Gb/s.
Key words : VPX backplane;high-speed bus;signal integrity;signal error rate

0 引言

    隨著高速數據總線在嵌入式信號處理領域的廣泛使用,嵌入式系統歷經了從并行總線PCI、CPCI、VME、VXS,到高速串行總線CPCIe、VPX的演進。特別是自2006年VITA46系列VPX基本標準規范發布以來,VITA組織此后又陸續發布了VITA48 REDI加固增強機械設計規范,對VPX結構加固和散熱進行了規范,解決了由于模塊性能提高帶來的功耗增加問題并提供了相應的風冷和加固導冷措施;而VITA65 OpenVPX規范進一步對VPX的機械尺寸、供電方式、散熱方式和通信協議進行了規定,并補充了背板、模塊等的標準架構,真正成為了一種具有開放式架構的信號處理平臺。最新的VPX規范已更新至VITA65.1[1]。

    VPX由于其平臺靈活性、更高的傳輸帶寬和靈活的交換能力,得到了廣泛的推廣,而VPX之所以具有如此強大的通信帶寬和交換能力,其核心在于其采用了高速串行數據總線。高速串行總線以低壓差差分信號傳輸,可通過單線1x或多線2x、4x、8x、16x等方式傳輸,且單線傳輸速率可覆蓋1.25 Gb/s~12.5 Gb/s以上[2]。當數據信號傳輸速率達到Gb/s數量級以上后,高速信號完整性設計就是不可忽略的了,而如何對高速機箱背板的信號完整性進行測試驗證,將是決定系統和設備是否可以可靠使用的關鍵[3]

    針對這一問題,傳統的信號完整性測試方法,需要若干臺價格昂貴的儀器設備測試,價格超過百萬元,還只能每次測試一對信號線,測試效率低。本文針對VPX高速背板的特征,提出了一種低成本的VPX背板高速串行總線測試方法,可方便地一次性對多根高速信號線進行物理層、鏈路層、協議層測試,更加貼近實際使用環境,既靈活又節約了成本。




本文詳細內容請下載:http://www.viuna.cn/resource/share/2000003024




作者信息:

馬力科

(中國電子科技集團公司第十研究所,四川 成都610036)

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 亚洲tube| 成人黄色在线免费观看 | 老妇女人一级毛片 | 成年人免费视频网站 | 天堂va欧美ⅴa亚洲va一国产 | 国产精品伦子一区二区三区 | 最近中文字幕完整国语 | 日韩一本 | 欧美成人午夜剧场 | 看亚洲色图 | 中文字幕在线播放 | 日韩精品卡1卡二卡3卡四卡 | 亚洲精品亚洲人成在线观看麻豆 | 国产精品一区视频 | 亚洲精品手机在线 | 五月丁香啪啪 | 一区二区三区久久精品 | 普通话中国videos | 国产免费拔擦拔擦8x在线 | 日本护士色xxxxx视频 | 欧美一区中文字幕 | 国产欧美亚洲精品a | 亚洲欧美日韩高清一区二区一 | 亚欧视频在线观看 | 欧美a区| 日本视频二区 | 亚洲香蕉视频 | 午夜日本 | 亚州视频一区 | 一级片视频免费观看 | 亚洲影院在线 | 97国产蝌蚪视频在线观看 | 丁香六月狠狠激情综合基地 | 国亚洲欧美日韩精品 | 国产日韩精品一区二区 | 国产精品免费看香蕉 | 免费视频黄 | 拍真实国产伦偷精品 | 国产精品久久久香蕉 | 欧美国产高清 | 亚洲无线一二三四区手机 |