4 月 23 日消息,韓媒 The Elec 在報道中表示,預測 SK 海力士將在 HBM4 內存的基礎裸片(Base Die)部分采用臺積電 7nm 制程。
目前臺積電 7nm 系產能大部分已遷移至 6nm 變體,因此韓媒的表達更適合作為“7nm 系”制程理解。
HBM 內存的基礎裸片是 DRAM 堆疊的底座,同時也作為控制器負責同處理器進行通信。
SK 海力士上周同臺積電簽署了 HBM 內存合作諒解備忘錄,雙方的首個合作重點就是 HBM 基礎邏輯芯片的性能改善。
SK 海力士此前在 HBM 產品中采用存儲半導體工藝制造基礎裸片;而在 HBM4 中,臺積電將采用先進邏輯工藝為 SK 海力士代工,以實現更豐富的功能和更加優(yōu)異的功效,有助于滿足客戶對定制化 HBM 的需求。
SK 海力士目標到 2026 年實現 HBM4 內存投產。
咨詢機構 TrendForce 集邦咨詢持有不同于 The Elec 的看法,其在去年 11 月認為 HBM4 的基礎裸片將基于 12nm 工藝。
本站內容除特別聲明的原創(chuàng)文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創(chuàng)文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。