《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > CPLD在DSP多分辨率圖像采集系統中的應用
CPLD在DSP多分辨率圖像采集系統中的應用
摘要: 本文設計了一種基于CPLD的多分辨率圖像采集系統,本文作者創新點:提出一種由CPLD控制圖像的行、場信號延時,奇偶數據分離存儲來得到不同分辨率圖像數據的方法,實現了不占用DSP資源的多分辨率圖像的實時采集。經過大量仿真和電路板調試,證明該方案靈活有效,能夠在工業監測、醫療診斷等圖像實時采集領域得到廣泛應用。
關鍵詞: CPLD DSP 圖像采集
Abstract:
Key words :

  1 引言

  視頻采集系統是數字圖像獲取的最基本手段,是進行數字圖像處理、多媒體和網絡傳輸的前提,它可為各種圖像處理算法提供待處理的原始數字圖像和算法驗證平臺。隨著圖像數字化處理技術的高速發展,對圖像采集的要求也越來越高,這包括對采集圖像的速度、主觀質量、靈活性等等的要求。針對這種發展的趨勢,設計了一種基于CPLDDSP器件的多分辨率圖像采集處理系統,重點介紹了CPLD在采集過程中邏輯控制的靈活應用。

  2 系統方案設計

  根據系統要求,采取了獨立采集法,采用專用圖像采集芯片自動完成圖像的采集,除了對采集模式進行設定外,處理器不參與采集過程,這種方法的特點是不占用CPU的時間、實時性好、適合活動圖像的采集。系統設計流程如下:DSP發開始采集指令,A./D開始采集,將A/D輸出的控制、狀態信號接入CPLD,由CPLD控制將轉換后的數字信號存儲到高速大容量SRAM(ODD和EVEN)中,直到一幀圖像數據存儲完畢后,其間CPLD產生SRAM地址、SRAM讀寫信號、中斷信號、總線切換信號等等;CPLD交出總線控制權,DSP占用總線從SRAM中讀出圖像數據進行處理。限于篇幅,本文重點介紹CPLD在數據采集中的靈活設計。系統結構如下圖所示:

                                                                              圖1:系統結構框圖

  3 系統硬件設計

  本系統DSP采用TI公司生產的54x系列中的TMS320VC5416,CPLD是ALTERA公司MAX7000系列中的EPM7128A。A/D芯片選用飛利浦公司出品的SAA7111A視頻A/D轉換芯片,這里利用DSP多通道緩沖串行口McBSP來模擬I2C總線時序對SAA7111A進行初始化。

  3.1 數據采集的邏輯功能設計

  本設計方案通過利用CPLD控制視頻采集芯片SAA7111A實現行、場數據延時[2],并分奇、偶場數據分離存放,DSP選擇讀取采集到的奇、偶場數據統一或分別進行處理,從而得到多分辨率圖像數據。將SAA7111A產生的控制信號和狀態信號與CPLD連接,即把垂直同步信號VREF、水平同步信號HREF、奇偶場標志信號RTS0、片選信號CE、場同步信號VS、象素同步信號LLC2等連接到CPLD上,CPLD通過這些控制和狀態信號進行譯碼和產生存儲地址等操作。垂直同步信號VREF的兩個正脈沖之間為掃描一幀(幀掃描方式)或一場(場掃描方式)的定時,即完整的一幀或一場圖像在兩個正脈沖之間掃描完。水平同步信號HREF為掃描該幀或該場圖像中各行象素的定時,即高電平時為掃描一行象素的有效時間。若當前圖像窗口大小為640×480,則在VREF兩個正脈沖之間有480個HREF的正脈沖,即480行;在每個HREF正脈沖期間有640個LLC2正脈沖,即每行640個象素,即VREF、HREF、LLC2這三個同步信號之間的關系。

  為了體現本系統多分辨率的特點,需要改變SAA7111A的默認采樣分辨率,通過CPLD的邏輯控制就可以得到多分辨率圖像數據。本文選擇從默認分辨率720×625到設定分辨率640×480的采集,因此就需要進行、場延遲,舍棄部分像素。通過寫SAA7111A中I2C寄存器行同步開始寄存器(子地址06)和行同步結束寄存器(子地址07)可以直接控制行同步有效時間,因此可以省略行延遲電路設計,而場延遲是在CPLD中實現。

  邏輯功能設計大體分為以下幾個部分:DSP與CPLD的總線切換邏輯;場延遲部分(HREF的下降沿進行計數器設計);LLC2控制的SRAM地址產生部分;SRAM片選信號、寫信號以及同步時鐘選擇時序控制部分。其中CPLD和DSP之間的總線管理是設計中的難點。圖像采集時序如下圖所示。

                                                    圖2:圖像采集時序圖

  具體描述如下:置低DSP的XF引腳產生START采集啟動信號,它向CPLD發出圖像采集命令,當VS上升沿來臨時,如果RTS0為低電平,則表明是奇場即將到來,產生ODD高電平信號,對ODD取反再與DSP輸出的nPS相或后用作SRAM (ODD)的片選信號CS_ODD。在VREF上升沿時刻,啟動場延遲計數器,場延遲是在CPLD中實現的,從每幀625行到480行需要舍棄145行(奇、偶場各采集240行),在CPLD中利用行同步參考信號HREF進行計數器設計(HREF<240)。場延遲結束時,置高HREF145信號,有效圖像數據采集開始接受,當VREF出現下降沿時,置低HREF145信號,奇場圖像采集完成;如果RTS0為高電平,則表明偶場即將到來,產生EVEN高電平信號,對EVEN取反再與DSP輸出的nPS相或后用作SRAM (EVEN)的片選信號CS_EVEN,場延遲仍然利用行同步參考信號HREF進行計數器設計(HREF<240)來實現,場延遲結束時,置高HREF145信號,有效圖像數據采集開始接受,當VREF出現下降沿時,置低HREF145信號,偶場圖像采集完成。此外GCSWITCH信號作為CPLD選擇內部時鐘的控制信號,當GCSWITCH為高電平期間,表示CPLD獲取總線權,系統處于圖像采集階段,CPLD內部時鐘為LLC2;當GCSWITCH為低電平期間,表示DSP收回總線權,系統處于圖像處理階段,此時CPLD內部的時鐘信號為DSP輸出時鐘信號CLOCKOUT。奇、偶場圖像存儲器采用了ISSI公司的l0ns級256K×16高速SRAM,LLC2時鐘為13. 5MHz,即每個像素時鐘大約為74.1ns,每一個LLC2脈沖產生一次SRAM地址,相對于SRAM的10ns級的讀寫周期來說完全可以滿足要求。利用LLC2(約13.5MHz)時鐘進行寫邏輯時序控制設計如下圖所示:

                                                     圖3:RAM(ODD,EVEN)寫信號時序圖

  同時要注意:如果在處理完一幀圖像后再采集下一幀時,圖像數據已經進入了偶場或奇場,此時若開放圖像采集,由于不是從圖像頭開始采集,所采圖像將不完全,因此需要確定圖像采集開始的基準。這里設計只在RTS0的上升沿才檢測圖像采集開始信號是否產生,這樣每幀圖像只在RTS0的上升沿才開始采集,即每次都從偶場開始,這樣就避免了圖像數據的混亂,保證圖像的開始基準。另外,由于存放圖像數據的SRAM(奇、偶場SRAM)地址是由CPLD控制產生的,那么如果將SAA7111A轉換輸出的VPO[15:0]直接存放在SRAM中,勢必就會影響數據、地址的同步,導致不同的數據寫入同一個地址,同一個數據寫入不同的地址,從而造成讀寫錯誤。因此,考慮將SAA7111A輸出的VPO[15:0]也作為CPLD的輸入信號,在CPLD里通過延時作同步處理后再連接到SRAM的數據線上,這樣就可以滿足時序要求使數據寫入正確的地址。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 青青草综合在线 | 成人18视频在线 | 日韩综合色| 特黄视频 | 免费污污视频在线观看 | 日韩精品一区二区三区中文在线 | 一二三区在线观看 | 午夜影视剧场 | 国产大片免费观看中文字幕 | 日本a级特黄三级三级三级 日本a一级片 | 欧美日韩专区国产精品 | 久久久久国产午夜 | 日韩一级淫片 | 美女视频很黄很a免费国产 美女涩涩网站 | 色综合色综合 | 伊人久艹 | 国内精品福利 | 深夜影院老司机69影院 | 亚洲无线码一区在线观看 | 成人在线h | 中文字幕在线看片成人 | 欧美专区在线 | 免费国产成人手机在线观看 | 一本大道香蕉大在线最新 | 成人小视频在线免费观看 | 香港成人网 | 亚洲一成人毛片 | 99re在线 | 精品一区二区高清在线观看 | 欧美青青 | 福利片免费观看 | 成人a级高清视频在线观看 成人a大片在线观看 | 中文字幕在线视频免费观看 | 人人干人人上 | 亚洲线精品久久一区二区三区 | 国产精品亚洲日日摸夜夜添 | 午夜老湿影院 | 欧美人成a视频www | 国产成人一区二区三区在线播放 | 一级片网址 | 干妞网免费视频 |