《電子技術應用》
您所在的位置:首頁 > 模擬設計 > 設計應用 > 一種基于A/D和DSP的高速數據采集技術
一種基于A/D和DSP的高速數據采集技術
摘要: 雷達接收機將雷達回波信號變成中頻信號,數字信號處理系統對中頻信號采樣和處理。本文介紹一種基于A/D和DSP的中頻信號采集技術;給出數據采集系統的原理和框圖,并對A/D與DSP的接口電路進行分析。用FIFO作為兩者之間的接口效果很好;DSP通過CPLD對采樣時序進行控制,可增強系統的靈活性。
Abstract:
Key words :

  中頻信號分為和差兩路,高速A/D與DSP組成的數據采集系統要分別對這兩路信號進行采集。對于兩路數據采集電路,A/D與DSP的接口連接是一樣的。兩個A/D同時將和路與差路信號采樣,并分別送入兩個FIFO;DSP分時從兩個FIFO中讀出采集的數據,完成數據的采集。


1 數據采集系統組成及原理
   
數據采集系統由A/D、FIFO、CPLD以及數字信號處理板組成,圖1為采集系統的組成框圖。

    系統中,和路和差路中頻信號都是模擬中頻信號,經過A/D芯片將模擬信號變成數字信號,再經過FIFO芯片,將采集到的數據送入數字信號處理板。數字信號處理板中的處理器是DSP。DSP的數據線和2片FIFO的數據線連接,同時也和CPLD連接,地址線和CPLD連接。2片FIFO芯片的讀寫控制邏輯由1個CPLD進行控制。CPLD與上位機的數據線、地址線連接,數字信號處理板通過CPLD和上位機通信。


2 芯片的特點及選擇
2.1 AD6644高速模數轉換器
    AD6644是一種單片式的高速、高性能的14位模/數轉換器,內含采樣保持電路和基準源。AD6644提供兼容3.3V CMOS電平輸出;采樣速率最高可達65Msps,一般采樣速率為40 Msps;信噪比典型值為74 dB,無雜散動態范圍SFDR為100 dB;功耗為1.3W,輸入模擬帶寬可達250 MHz,溫度范圍為-25℃~+85℃。
    AD6644采用三級子區式的轉換結構,既保證了精度又降低了功耗,其功能框圖如圖2所示。它的模擬信號輸入方式是差分結構,每個輸入的電壓以2.4V為中心,上下范圍在0.55V以內。由于兩個輸入的相位相差180°,所以AD6644的摸擬輸入信號的最大峰一峰值為2.2V。由圖2可以看出,差分模擬輸入端先經過緩沖后進入第一個采樣保持器(THl)。當編碼時鐘為高時,THl進入保持狀態。TH1內保持的值作為粗的5位ADCl的輸入。ADCl的數字輸出驅動一個5位數/模轉換器DACl。DACl要求具有通過激光校正的14位精度。延遲的模擬信號與DACl的輸出相減,產生第一剩余信號,并送給采樣保持器TH3。采樣保持器TH2的作用是延遲,為補償ADCl的數字延時提供了模擬延時,使送入TH3的兩路信號同時到達。

    第一剩余信號進入由5位ADC2,5位DAC2和通道TH4組成的第2轉換階段。第2個DAC要求具有校正的10位精度。TH5的輸入是通過由DAC2輸出與被TH4延遲第1個剩余信號而獲得的第2個剩余信號相減,TH4與TH2的作用相同。TH5驅動最后6位ADC3。ADCl、ADC2、ADC3的數字輸出總和與數字誤差校正邏輯一起產生最終的輸出數據,結果是14位二進制補碼編碼的并行數據。
2.2 TMS320C6713
    本模塊的DSP芯片選用TI公司的浮點數字信號處理器TMS320C6713。TMS320C6713內有8個并行的處理單元,分為相同的兩組。其體系結構采用超長指令字(VLIW,Very Long Instruction Word)結構,單指令長32位,8個指令組成一個指令包,總共字長為8×32=256位。芯片內部設置了專門的指令分配模塊,可以將每個256應的指令包同時分配到8個處理單元,并由8個單元同時運行。芯片的最高時鐘頻率達225MHz,其最大處理能力可以達到1800MIPS。TMS320C6713的以上特點,保證了后端信號處理的實時性,能滿足本系統的性能要求。
2.3 FIFO存儲器IDT72V253
   
FIFO存儲器允許數據以不同的速率寫入和讀出,IDl72V253是一種高速的4096字×18位的FIFO器件,如圖3所示。其最高頻率可達166MHz,數據寫入數據讀出時間均為10ns。當鎖入的字數超過4096時,存儲器進入滿狀態。FIFO的狀態可通過時間和狀態位——滿(FF/IR)、空(EF/OR)、半滿(HF)、PAE和PAF來獲得。當存儲器滿時,FF/IR輸出為低電平;當存儲器為空時,EF/OR輸出為低電平。當FIFO存有不少于2048字內容時,HF輸出為高。PAE和PAF狀態位是可編程狀態位。當寫使能端WEN電平變低時,待送入FIFO的數據在WCLK時鐘的同步下送入FIFO,當第一個字被寫入時,EF/OR引腳的電平變為高電平;當送入的數據超過(n+1)(n為PAE的偏置值)個字時,可編程狀態位PAE變為高電平;當有(D/2)+l(2049)個字寫入時,HF引腳電平變低;隨著數據的繼續寫入,會引起PAF引腳電平變低。如果沒有數據讀出,當有(D-m)(4096-m)個字寫入時,PAF引腳電平變低。當FIFO數據寫滿時(對于IDT72V253,就是寫入4096個
字),FF/IR位變為低電平,阻止數據的進一步寫入。當FIFO寫滿時,第一個讀操作將會引起FF位電平變高,后來的讀操作將會引起HF和PAF引腳電平變高。當FIFO里面只有n個字時,PAE引腳電平變低;當最后一個字從FIFO讀出時,EF引腳電平變低,阻止進一步的讀操作。


3 高速A/D轉換器與DSP的接口設計
3.1 接口設計
    AD6644是14位模數轉換器,IDT72V253是18位FIFO,TMS320C6713 DSP的數據總線是32位,所以IDT72V253和TMS320C6713只需接低14位的DO~D13。由于FIFO的先入先出特殊結構,系統中不需要任何地址線的參與,大大簡化了電路。A/D采樣所得數據要實時送入FIFO,因此兩者的寫時鐘頻率必須一樣,且AD6644和IDT72V253的最小時鐘輸入都是10ns,操作起來統一方便。CPLD選用Xilinx公司的xc95144x1-tql44,用它實現四二輸入與門,把TMS320C6713的通用緩沖串口(Mcbsp)中的DX、FSX配置為通用輸出口(GPIO),對這個四二輸入與門的通斷進行控制,從而對A/D轉換器和FIFO的寫時鐘進行控制。由于外部FIFO占用著TMS320C6713的CEO空間,所以讀信號的邏輯關系為:R=CEO+ARE,TMS320C6713的CEO和ARE相“與”后與IDT72V253的RCLK相連,為FIFO提供讀時鐘(CE0和ARE相“與”由xc95144xl-tql44完成)。TMS320C6713的CLKX與IDT72V253的復位信號PRS相連用以復位FIFO。接口框圖如圖4所示。

3.2 時序設計
   
通過兩個“與”門分別對A/D轉換器和FIFO的寫時鐘進行控制,因為AD6644從模擬輸入開始到該次轉換的數據出現在輸出口上需要4個時鐘周期,并且在高速度采樣時導線的延時效果會非常明顯,若把A/D轉換器和FIFO的時鐘連在一起,很可能過多地采到無效數據。分開控制以后,通過軟件延時,可以方便地分別對A/D轉換器和FIFO的時鐘進行控制,調試起來相當方便,力圖把采到無效數據的位數減至最低。AD6644的工作時序如圖5所示,IDT72V253寫時序如圖6所示。
    采樣時,通過程序使DX和FSX輸出為1。此時采樣脈沖與DX、FSX相“與”后被分別送入AD6644的時鐘輸入ENCODE和IDT72V253的寫時鐘輸入WCLK,A/D轉換器開始工作,且不斷將轉換數據送至自己的輸出口D0~D7。當寫使能WEN為低時,A/D轉換器輸出口上的數據在WCLK的上升沿被依次寫入FIFO。A/D轉換器和FIFO每來一次脈沖,便完成一次模數轉換并把數據順序存入FIF。使IDT72V253的LD為低、FSEL0為高、FSEL1為高時,IDT72V253經過主復位后,偏移值n、m為默認值63,每個雷達回波脈沖采樣63個點后,存儲器幾乎滿標志PAF輸出低電平(在未到63時輸出高電平)。把此標示接到TMS320C6713的外部中斷INT0上,利用它由高到低的變化產生中斷,以表明一組數據采集完成。
    在中斷中,DSP首先迅速關閉采樣脈沖信號(使DX和FSX的輸出為0),停止A/D轉換器和FIFO的工作。TMS320C6713的CE0和ARE相“與”后與FIFO的讀輸入RCLK接在一起,DSP每執行一次I/O讀操作,R=CE0+ARE便向RCLK發出一脈沖,把FIFO讀使能PEN置為低,同時連續執行63次I/O讀操作,數據便依次從IDT72V253送入TMS320C6713,整個數據采集工作就此完成。在進行第二次數據的采集前,最好將IDT72V253先復位,把TMS320C6713通用緩沖串口的CLKX配置為通用輸出口,給IDT72V253的PRS引腳輸入一個不小于10ns的低脈沖,即在DSP的CLKX引腳輸出一個低脈沖。這樣可以更充分地保證FIFO的讀、寫指針的穩定。
3.3 軟件設計
   
軟件設計包括CPLD和DSP兩個部分。CPLD程序用VHDL語言編寫,實現簡單的邏輯轉換功能,程序設計比較簡單。DSP編程中有幾個關鍵步驟:外部中斷使能、時鐘送入A/D轉換器和FIFO、等待中斷、停止A/D轉換器和FIFO、采集數據、復位FIFO。整個軟件流程如圖7所示。

4 結論
   
通過實際設汁表明,在DSP高速數據采集系統中,采用FIFO器件作為A/D轉換器與DSP之間的橋梁,可以根據具體需要靈活設置FIFO的各個標志,使其具有很強的外部接口能力;并且通過軟件很容易調整A/D轉換器、FIFO和DSP的操作時序,增強了操作的靈活性,起到了很好的數據緩沖作用,保證了數據采集的安全可靠。系統硬件具有結構簡單、性能可靠的特點;軟件具有控制靈活、程序調試方便等優點。 

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 99爱在线精品视频网站 | 94在线成人免费视频 | 国产精品亚洲综合久久 | 精品一区二区三区在线播放 | 天天做天天摸 | 视频一本大道香蕉久在线播放 | 欧美黑人性猛交╳xx╳动态图 | 在线国产网站 | 免费看黄色片视频 | 中文字幕在线观看 | 国产一区二区三区毛片 | 一区免费视频 | 亚洲成人高清在线观看 | 99精品在线视频观看 | 99精品视频免费在线观看 | yellow在线免费视频 | 男女一级做片a性视频 | 91香蕉国产线观看免 | 亚洲第一成年网 | 久草干 | 青草青青在线视频 | 一区二区三区在线 | 亚洲波多野结衣 | 高h辣h双处全是肉一对一 | 全免费午夜一级毛片真人 | 特级毛片视频在线 | 在线观看91精品国产入口 | 午夜影院私人 | 亚洲日本中文字幕永久 | 欧美一级片观看 | 国产 日韩欧美 | 无遮挡男女激烈免费动态图 | 久久国产视频网站 | 全免费一级毛片在线播放 | 日日操夜夜操天天操 | 成人软件网18免费视频 | 青青青国产免费线在 | 一边脱一边摸一边揉免费 | 日日操操操| 性生活一区 | 亚洲欧美另类在线观看 |