基于FPGA的高速并行Viterbi譯碼器的設計與實現
《電子技術應用》2007年第1期
童 琦,何洪路,吳明森
摘要: 針對319卷積編碼,提出一種Viterbi譯碼器的FPGA實現方案。該方案兼顧了資源消耗和譯碼效率,通過有效的時鐘和存儲介質復用,實現了高速并行的譯碼功能,并利用Verilog語言在Xilinx ISE 6.2中進行了建模仿真和綜合實現。
Abstract:
Key words :
摘 要: 針對319卷積編碼,提出一種Viterbi譯碼" title="Viterbi譯碼">Viterbi譯碼器的FPGA實現方案。該方案兼顧了資源消耗和譯碼效率,通過有效的時鐘和存儲介質復用,實現了高速并行的譯碼功能,并利用Verilog語言在Xilinx ISE" title="ISE">ISE 6.2中進行了建模仿真和綜合實現。
關鍵詞: Viterbi譯碼 路徑值" title="路徑值">路徑值 回溯" title="回溯">回溯
基于FPGA的高速并行Viterbi譯碼器的設計與實現.pdf
此內容為AET網站原創,未經授權禁止轉載。