Altera率先在業界實現對新的JEDEC DDR3 SDRAM標準的全面支持
2007-07-25
作者:Altera
Altera" title="Altera">Altera公司(NASDAQ: ALTR)今天宣布,第一個在FPGA業界實現了對高性能DDR3存儲器接口的全面支持。在最近通過的JESD79-3 JEDEC DDR3 SDRAM標準下,Altera Stratix? III系列FPGA可以幫助設計人員充分發揮DDR3存儲器的高性能和低功耗優勢,這類存儲器在通信、計算機和視頻處理等多種應用中越來越關鍵。
這些應用處理大量的數據,需要對高性能存儲器進行快速高效的訪問。符合JESD79-3 JEDEC DDR3 SDRAM標準可滿足DDR3存儲器的1.5V低功耗電壓供電要求,在下一代系統中,使系統功耗降低了30%,而性能更好,存儲器容量更大,同時保持了對現有DDR應用的軟件兼容性。
Stratix III FPGA支持直接嵌入到I/O單元中的讀寫均衡功能。這可以保證符合JEDEC寫入均衡要求,校正到達FPGA的數據。DDR3 DRAM生產商Elpida、Micron、Qimonda、Samsung和Hynix都能夠為今后的最終產品使用提供合格的各種速率和容量的DDR3存儲器。
Altera亞太區市場總監梁樂觀說:“通過了解客戶今后的設計需求,并與JEDEC標準委員會密切協作,我們可以確保Stratix III FPGA具有符合DDR3的讀寫均衡功能。我們的客戶將能夠迅速發揮DDR3的性能優勢。”
DDR3中使用的飛越(fly-by)終端提高了信號完整性,但是導致時鐘和數據信號之間出現飛行時間斜移(flight time skew)。Altera針對高速工作提供交錯DQ信號,從而補償了斜移。
DDR3存儲器滿足了當今高級存儲器應用對低功耗和高性能的需求。Stratix III FPGA 24個模塊化I/O塊上的1,104個用戶I/O引腳均支持DDR3 SDRAM高速外部存儲器接口,所有I/O塊都有專用DQS邏輯,每個I/O含有31個嵌入式寄存器,可最大程度地發揮DDR3的性能。Stratix III器件支持最大時鐘速率400 MHz、最大數據速率800 Mbps的DDR3。
Stratix III FPGA開發設計使用Quartus? II設計軟件7.1訂購版,可在www.altera.com/download下載。Stratix III FPGA將于8月份開始發售。
DDR3 SDRAM標準包括特性、功能、直流和交流特征參數、封裝以及球腳/信號分配等。該標準定義了x4、x8和x16 DDR3 SDRAM器件JEDEC兼容512 Mbits至8 Gbits的最小要求。JEDEC是半導體行業標準的領先開發者。可以從JEDEC網站www.jedec.org下載上個月公布的DDR3標準。
Altera簡介
Altera的可編程解決方案幫助系統和半導體公司快速高效地實現創新,突出產品優勢,贏得市場競爭。請訪問www.altera.com或www.altera.com.cn,了解更詳細的信息。
###
Altera、可編程解決方案公司、程式化Altera標識、專用器件名稱和所有其他專有商標或者服務標記,除非特別聲明,均為Altera公司在美國和其他國家的商標和服務標記。所有其他產品或者服務名稱的所有權屬于其各自持有人。